전체 글
-
-
-
-
[논리회로] 2. 이진 논리, 불리언 대수, 논리회로 (2)전공 지식 2023. 5. 26. 18:40
Consensus Theorem이라는 방식이 있다. 여러 항으로 작성된 식이 있을 때, 필요하지 않은 식을 제거하는 Theorem이라고 보면 된다. 예시: XY + X'Z + YZ = XY + X'Z 증명과정은 다음과 같다. XY + X'Z + YZ = XY + X'Z + YZ(X+X') = XY + X'Z + XYZ + X'YZ = XY(1+Z)+X'Z(1+Y) = XY + X'Z 다른 예시도 있다. (A+B)(A'+C)=AA' + AC + A'B + BC = AC + A'B + BC = AC + A'B
-
[논리회로] 1. 이진 논리, 불리언 대수, 논리회로 (1)전공 지식 2023. 5. 20. 15:40
디지털 회로는 이진(Binary) 정보를 사용한다. 이를 다루기 위해 사용되는 기초 회로는 '논리 게이트(Logic Gate)'라고 불리며, 각각의 게이트는 논리적 연산을 수행한다. 우선 이진 논리에서 사용되는 AND, OR, NOT을 벤 다이어그램으로 표현하면 각각 다음 그림과 같다. 그리고 이를 한눈에 보기 편하게 표를 만들어서 서술할 수 있는데, 이때 진리표(Truth Table)를 사용한다. 진리표는 다음과 같이 서술된다. 이때 사용되는 연산은 앞에서 소개했듯 AND, OR, NOT인데, 각각의 노테이션은 다음과 같다. - AND: X·Y / XY / X&Y / X AND Y - OR: X+Y / X|Y / X OR Y - NOT: X' / X(bar) / ~X 그리고 이 논리 연산들의 게이트들은..
-
-
[SerDes] 1-1. 서데스 개념 - 병렬 데이터 버스전공 지식/통신 (Communication) 2023. 5. 11. 14:52
데이터를 실리콘 칩의 입력 또는 출력을 통해 전송하는 가장 간단한 방법은 한개의 칩에서 다음 칩으로 직접적인 datapath를 연결하는 것이다. 데이터는 종종 1 이상의 정보 비트로 구성되므로, 데이터패스는 1비트 이상의 너비를 갖는다. 그림에서 Chip#1 내부의 n비트 데이터패스는 칩 출력을 통해 n비트 연결로 Chip#2의 입력을 통해 쉰 칩 내부의 n비트 데이터패스로 이동한다. 두 칩 모두 동일한 클록 소스로 클록 신호가 제공되기 때문에 동기 데이터가 전송된다. 그림에 나타난 병렬 데이터 버스는 두 가지 본질적인 문제가 있다. 첫번째 문제는 데이터를 전송하기 위해 각 칩에 n개의 입출력 핀이 필요하다는 것이다. 과거에는 이게 수용이 가능했지만 지금은 그렇지 않다. 현재는 칩 내에서 제조 가능한 회..
-